你是对的,FPGA通常会为时钟添加抖动,而Xilinx不建议使用FPGA来驱动精密ADC或DAC。
我不是Xilinx的员工,因此我无法详细解释,但FPGA是一个具有复杂时钟分配系统的大型数字交换网络。
与输出数量相比,专用时钟分配芯片倾向于限制内部开关并具有大量电源和接地引脚。
它们将在内部更安静,从而减少时钟抖动。
如果你真的想在FPGA中讨论抖动,那么希望奥斯汀能够参与其中。
你是对的,FPGA通常会为时钟添加抖动,而Xilinx不建议使用FPGA来驱动精密ADC或DAC。
我不是Xilinx的员工,因此我无法详细解释,但FPGA是一个具有复杂时钟分配系统的大型数字交换网络。
与输出数量相比,专用时钟分配芯片倾向于限制内部开关并具有大量电源和接地引脚。
它们将在内部更安静,从而减少时钟抖动。
如果你真的想在FPGA中讨论抖动,那么希望奥斯汀能够参与其中。
举报