综合技术
登录
直播中
熊辉
7年用户
209经验值
私信
关注
[问答]
输出波形相关的DAC规格
开启该帖子的消息推送
信号源
带宽
乘法 DAC 是波形发生应用的理想构建模块。因为乘法数模转换器 (DAC) 的 R-2R 架构非常适合低噪声、低毛刺、快速建立的应用。
从固定参考输入电压产生波形时,必须考虑一些重要的交流规格,包括建立时间、中间电平毛刺和数字 SFDR。
今天我们就来分析下这些与波形发生相关的重要 DAC 规格。
回帖
(3)
李悛
2019-7-18 15:37:08
建立时间
假设 DAC 由真实的宽带低阻抗信号源(参考电压和接地引脚)驱动,那么它会迅速建立。因此,乘法 DAC 的压摆率和建立时间主要由运算放大器决定。决定运算放大器交流性能的规格包括其输入电容(必须保持最小)和 3 dB 小信号带宽。注意,运算放大器的带宽之所以受限,是因为它必须驱动 DAC 反馈电阻这一较大负载。例如,10 kΩ 的反馈电阻就是一个相当大的负载,它是决定电路配置带宽的主要极点。
图 1. 100 ns 建立时间
建立时间
假设 DAC 由真实的宽带低阻抗信号源(参考电压和接地引脚)驱动,那么它会迅速建立。因此,乘法 DAC 的压摆率和建立时间主要由运算放大器决定。决定运算放大器交流性能的规格包括其输入电容(必须保持最小)和 3 dB 小信号带宽。注意,运算放大器的带宽之所以受限,是因为它必须驱动 DAC 反馈电阻这一较大负载。例如,10 kΩ 的反馈电阻就是一个相当大的负载,它是决定电路配置带宽的主要极点。
图 1. 100 ns 建立时间
举报
刘桂兰
2019-7-18 15:37:19
中间电平毛刺
对于 R-2R 结构,代码变化引起的主要毛刺出现在围绕中间电平发生 1 LSB 变化时。在一个 12 位系统中(如DAC AD5444), 中间电平变化是从 7FFH 至 800H 或从 800H 至 7FFH 的代码 变化。如果毛刺很严重,可能会给电机 / 阀门 / 执行器控制应用带来不利影响。当乘法 DAC 试图从 7FFH 变为 800H时,DAC 的 MSB 切换速度低于其它位的切换速度。因此, 在 MSB 切换至 1 前的几纳秒内,DAC 看到的是 000H。图2 中的黄色曲线显示的就是这种情况 ;在 MSB 切换并将 DAC 输出拉回 800H 之前,输出朝 0 V 变化。
图 2. 中间电平毛刺
中间电平毛刺
对于 R-2R 结构,代码变化引起的主要毛刺出现在围绕中间电平发生 1 LSB 变化时。在一个 12 位系统中(如DAC AD5444), 中间电平变化是从 7FFH 至 800H 或从 800H 至 7FFH 的代码 变化。如果毛刺很严重,可能会给电机 / 阀门 / 执行器控制应用带来不利影响。当乘法 DAC 试图从 7FFH 变为 800H时,DAC 的 MSB 切换速度低于其它位的切换速度。因此, 在 MSB 切换至 1 前的几纳秒内,DAC 看到的是 000H。图2 中的黄色曲线显示的就是这种情况 ;在 MSB 切换并将 DAC 输出拉回 800H 之前,输出朝 0 V 变化。
图 2. 中间电平毛刺
举报
钟晶
2019-7-18 15:37:21
数字 SFDR
无杂散动态范围 (SFDR) 指 DAC 的可用动态范围,超出此范围,杂散噪声就会干扰基波信号或使其失真。SFDR 衡量基波与 DC 至全奈奎斯特带宽(DAC 采样速率的一半) 范围内的最大谐波或非谐波相关杂散的幅值之差。窄带 SFDR 衡量任意窗口范围内的 SFDR。理想正弦波的每个周期有无数个点。然而,用数字方式产生的正弦波受固定更新速率和 DAC 分辨率的限制。每个周期的点数由下式给出 :
其中 :
N = 采样点数
Clock = DAC 的更新速率
fOUT = 所产生波形的输出频率
图3 所示为使用 12 位 AD5444 产生的更新速率为 1 MHz 的 20 kHz 正弦波,每个周期有 50 个采样点。AD5444 的最大更新速率为 2.7 MSPS。若要产生采样点更多的波形,必须使用更快的更新速率。并行接口的 AD5445 提供 20 MSPS 的最大更新速率。
图3. 宽带 SFDR,fOUT = 20 kHz,时钟 = 1 MHz
*以上内容摘自 ADI 应用笔记《乘法 DAC—固定参考信号的波形发生应用》
数字 SFDR
无杂散动态范围 (SFDR) 指 DAC 的可用动态范围,超出此范围,杂散噪声就会干扰基波信号或使其失真。SFDR 衡量基波与 DC 至全奈奎斯特带宽(DAC 采样速率的一半) 范围内的最大谐波或非谐波相关杂散的幅值之差。窄带 SFDR 衡量任意窗口范围内的 SFDR。理想正弦波的每个周期有无数个点。然而,用数字方式产生的正弦波受固定更新速率和 DAC 分辨率的限制。每个周期的点数由下式给出 :
其中 :
N = 采样点数
Clock = DAC 的更新速率
fOUT = 所产生波形的输出频率
图3 所示为使用 12 位 AD5444 产生的更新速率为 1 MHz 的 20 kHz 正弦波,每个周期有 50 个采样点。AD5444 的最大更新速率为 2.7 MSPS。若要产生采样点更多的波形,必须使用更快的更新速率。并行接口的 AD5445 提供 20 MSPS 的最大更新速率。
图3. 宽带 SFDR,fOUT = 20 kHz,时钟 = 1 MHz
*以上内容摘自 ADI 应用笔记《乘法 DAC—固定参考信号的波形发生应用》
举报
更多回帖
rotate(-90deg);
回复
相关问答
信号源
带宽
静态
DAC
技术
规格
是什么?
2019-08-21
2030
AD9142
输出
波形
不正常的原因?
2023-12-19
205
STM32
DAC
功能是如何实现
输出
音频
波形
的
2021-11-15
1238
怎么实现基于STM32的
DAC
实现音频
波形
的
输出
?
2021-11-19
1200
如何在Keil5及示波器中去观察PWM和
DAC
输出
波形
呢
2021-12-13
5440
为什么图形上的LDO相位
波形
与书上的
波形相
位不一致?
2021-06-25
944
如何使用
DAC
功能完成
波形
输出
并收听
输出
声音效果呢
2021-11-15
1433
求助!关于
DAC
8812
输出
波形
问题
2015-07-14
4330
使用
dac
的dma模式
输出
一定数目的脉冲
波形
,
dac
输出
脉冲数目不正确是什么原因造成的?
2023-08-07
165
STM32
DAC
是如何实现
输出
2khz正弦波和歌曲音频片段
波形
的
2021-11-15
1435
发帖
登录/注册
20万+
工程师都在用,
免费
PCB检查工具
无需安装、支持浏览器和手机在线查看、实时共享
查看
点击登录
登录更多精彩功能!
首页
论坛版块
小组
免费开发板试用
ebook
直播
搜索
登录
×
20
完善资料,
赚取积分