引用: 213123d 发表于 2018-11-29 14:41
您好!
推荐值为4dBm(50ohm为1Vp-p),其余值是可以的,但是注意不要超过ABSOLUTE MAXIMUM RATINGS中标定值。
引用: hu_wflllll12 发表于 2018-11-29 14:49
Thanks~
我准备用AD9522-3产生的CMOS时钟作为ADRF6702的REFIN。 同时使用AD9743配合ADRF6702, 用于产生基带信号。想要请问一下,如果AD9743的CLK占空比不是50% (比如40%), 对信号质量是否有影响?
引用: 213123d 发表于 2018-11-29 15:05
您好!
是会影响输出信号的。但是如果您使用AD9522作为时钟,是可以输出占空比50%的时钟信号。
更多回帖