ADI 技术
直播中

代瑜

7年用户 193经验值
私信 关注
[问答]

锁相鉴频中环路滤波器解调电路应该如何设计呢?

我想用ADF4001做FM的解调,其中有几个知识点想向大家请教一下,如下:
假设我的锁相调频设计为:载波34.7MHz,频偏75kHz,调制信号为语音信号(300Hz——3.4K),那么在接收端我的解调电路应该如何设计呢?主要是这个环路滤波器的设计我不清楚,我找的一份资料上说    如果环路滤波器的带宽足够宽,使鉴相器的输出电压可以顺利通过,则VCO(压控振荡器)就能跟踪输入调频波中反映调制 规律变化的瞬时频率,即VCO的输出就是一个具有相同调制规律的调频波。这时环路滤波器输出的控制电压就是所需的调频波解调电压。   
  那么这个足够宽是什么概念呢?以我上面的发射机为例,我的LPF应如何设置?期待各位专家的解答。

回帖(1)

周伟

2018-11-14 09:45:24
您好!
通常使用锁相环电路做FM调制,很少做解调使用。在调试时,有几点建议。首先是环路带宽应大于调制信号带宽;其次,在调制信号进入VCO调制时,建议通过低噪声放大器实现加法器实现。对于环路滤波器设计,推荐使用ADIsimPLL实现,ADIsimPLL可以从ADI官网免费下载。
举报

更多回帖

发帖
×
20
完善资料,
赚取积分