1. AD9912 SysCLK PLL doubler 使能的情况下可以允许6MHz的低频输入。Doubler关掉的时候最低频率为11MHz。
2. 若要CMOS方波输出,那么反馈必须连接。HSTL输出若不用,可以悬空。
3. 四线SPI 需要用到CSB, SCLK, SDIO, SDO。IO_Update以及RESET也是需要的。
4. 对外部时钟输入,CLKMODESEL=1.8V。请问你的铯钟输出是什么电平?
1. AD9912 SysCLK PLL doubler 使能的情况下可以允许6MHz的低频输入。Doubler关掉的时候最低频率为11MHz。
2. 若要CMOS方波输出,那么反馈必须连接。HSTL输出若不用,可以悬空。
3. 四线SPI 需要用到CSB, SCLK, SDIO, SDO。IO_Update以及RESET也是需要的。
4. 对外部时钟输入,CLKMODESEL=1.8V。请问你的铯钟输出是什么电平?
举报