引用: Evawang 发表于 2018-8-16 07:47
请查看C:tiTivaWare_C_Series-2.1.0.12573docsSW-TM4C-DRL-UG-2.1.0.12573.pdf文档中的42页关于ADCSequenceStepConfigure的详细描述。
关于外部参考引脚,你提到的TM4C123G没有说明封装,不同封装,VREF所在的管脚号略有不同。
引用: iujwers 发表于 2018-8-16 08:07
还有一个问题 就是EK-TM4C123GXL 火箭板上的PB6和PD0是通过一个电感直接连上了 PB7和PD1也是一样的情况,这样两个IO口就短路了,这样设计是为什么呢?
更多回帖