TI论坛
直播中

江皎

7年用户 156经验值
私信 关注
[问答]

请问DM8168上电用闻亭XDS560 V2做connect test检测到是dead jtag clock是为什么?

  用逻辑分析仪设置TDI高电平触发可以查看到TRST置为高电平,TCLK时钟周期是10us,RCLK无返回时钟,BOOTMODE:11111

回帖(4)

吴立节

2018-7-27 08:27:55
1 请问DM8168本身可以boot up起来吗?
2.  按住reset来连接target,还会返回dead clock吗
举报

江皎

2018-7-27 08:33:36
引用: sunsiyi92 发表于 2018-7-27 08:27
1 请问DM8168本身可以boot up起来吗?
2.  按住reset来连接target,还会返回dead clock吗

 是自己做的8168的板子,连接一直都是dead clock,14pin的jtag,开发环境是CCS 5.5,目前还没有找到问题出在哪里
举报

江皎

2018-7-27 08:52:30
引用: sunsiyi92 发表于 2018-7-27 08:27
1 请问DM8168本身可以boot up起来吗?
2.  按住reset来连接target,还会返回dead clock吗

给板子有两个外部晶振都正常启振,一个27MHz,一个32KHz。按住reset连接也是dead clock,用手触摸芯片本身感觉微微发热,
举报

江皎

2018-7-27 09:04:34
 这个问题是这样解决的。我查了板子上的电源模块,工作正常,然后查了晶振,JTAG的连接,确定没有问题,查看了JTAG的所有引脚的时钟信号,发现JTAG确实没有工作,最后查了F37 PORn引脚,发现是处于低电平状态,根据两级门电路排查,最终让PORn在板子上电后处于高电平状态,RESETn也是高电平状态,之后JTAG可以正常连接。
举报

更多回帖

发帖
×
20
完善资料,
赚取积分