ADI 技术
登录
直播中
卞晓俊
7年用户
183经验值
私信
关注
[问答]
请教关于AD7768的reset引脚和程序读取问题
开启该帖子的消息推送
AD7768
Verilog
我在使用AD7768的时候,使用的是引脚控制模式,其中reset引脚只有皮在接3.3
电源
时候,dclk和drdy波形才正常,用
FPGA
无法将reset拉高,悬空时候也是低电平的,想问一下是怎么回事。问一下有AD7768读取数据的verilog代码么,我的代码始终读不对数据,通道号也是错的。
更多回帖
rotate(-90deg);
回复
相关问答
AD7768
Verilog
AD7768
用fpga无法将
reset
拉高,悬空时也是低电平的原因?
2023-12-08
278
请教
关于
AD7768
芯片的START
引脚
使用问题
2018-08-07
5489
利用stm32与
AD7768
通信
读取
电压,用SPI好还是
引脚
控制模式好??
2023-12-11
333
请教
一个
AD7768
数据输出错误的问题
2024-01-28
3512
AD7768
的输出对应输入信号有多少延时呢?
2024-06-04
2316
用STM32+AD
7768
通信
读取
电压,请问用SPI还是
引脚
控制模式好点?
2018-08-06
16372
fpga接收
ad7768
采集到的数据老是饱和怎么解决?
2023-12-05
307
用FPGA控制
AD7768
进行数据采集输出dout7-0不对
2019-01-23
5673
请教
关于
AD7768
使用外部晶振的问题
2018-08-03
4173
请问如何高效的把
AD7768
的转换结果采集到处理器内部?
2019-01-08
5181
发帖
登录/注册
20万+
工程师都在用,
免费
PCB检查工具
无需安装、支持浏览器和手机在线查看、实时共享
查看
点击登录
登录更多精彩功能!
首页
论坛版块
小组
免费开发板试用
ebook
直播
搜索
登录
×
20
完善资料,
赚取积分