完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
本人菜鸟一个,要设计一款基于FPGA的电子日历,利用verilog语言编写计时程序的时候,闰年的判断总是出问题,找不到解决方案,求大神指导!
代码: module year(cn5,y,cn6,rst_n); input cn5,rst_n; //cn5,月向年的进位符 output[15:0] y; output cn6; reg[15:0] y; wire cn6; parameter a=1; parameter b=0; assign cn6=(((y[15:0]%4==0)&&(y[15:0]%100!=0))||(y[15:0]%400==0))? a:b; //闰年标志位 always@(posedge cn5 or negedge rst_n) begin if(!rst_n) y[15:0]=16'b0001_1001_1001_0100; //复位时显示1994年 else begin if(y[3:0]>=4'd9) begin if(y[7:4]>=4'h9) begin if(y[11:8]>=4'h9) begin if(y[15:12]>=4'd9) y[15:0]=16'b0001_0000_0000_0000; else begin y[11:0]=0; y[15:12]=y[15:12]+1; end end else begin y[7:0]=0; y[11:8]=y[11:8]+1; end end else begin y[3:0]=0; y[7:4]=y[7:4]+1; end end else y[3:0]=y[3:0]+1; end end endmodule 仿真图如下:
|
|
相关推荐
3个回答
|
|
发错地方了,是quartusII的
|
|
|
|
高深,看不懂,顶一下
|
|
|
|
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
4828 浏览 3 评论
6115 浏览 1 评论
6381 浏览 0 评论
Protues中自己封装的芯片元件无Program File、Clock Frequency选项怎么解决,求求大神了!
8124 浏览 1 评论
基于51单片机的车辆倒车雷达报警系统,HC-SR04超声波测距,全套资料
1236 浏览 0 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-29 19:21 , Processed in 0.453610 second(s), Total 46, Slave 38 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号