完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
如何在端口 11.7 引脚上生成时钟?
我正在尝试使用 CLK_HF2(配置为 48 MHz)生成 48 MHz 的时钟。但它默认指向设备配置工具中的 QSPI 或 SD 主机控制器。如何将输出引脚更改为 P11.7? |
|
相关推荐
1个回答
|
|
|
在PCOS6(可能指特定微控制器系列,如Atmel SAM系列或类似)上使用CLK_HF2在P11.7引脚生成48 MHz时钟,需通过时钟控制器和端口多路复用器配置。以下是步骤: 1. 配置CLK_HF2为48 MHz确保主时钟(如PLL)已配置输出48 MHz到CLK_HF2源。例: 2. 启用CLKOUT并选择CLK_HF2源将CLK_HF2分配给CLKOUT: 3. 配置端口复用器将CLKOUT映射到P11.7设置PORTMUX使CLKOUT输出到P11.7: 4. 验证引脚配置
常见问题处理
配置工具提示(如Atmel Studio/Microchip MCC)
|
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
【瑞萨RA6E2】瑞萨E2S软件安装过程,等待过程玩下97_e2 studio_ZGZZ
234 浏览 0 评论
514 浏览 0 评论
【原创】【RA4M2-SENSOR开发板评测】低功耗+USB综合测试
826 浏览 0 评论
1366 浏览 2 评论
814 浏览 0 评论
【youyeetoo X1 windows 开发板体验】少儿AI智能STEAM积木平台
16911 浏览 31 评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-3 03:30 , Processed in 0.533044 second(s), Total 42, Slave 35 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
526