完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
电子发烧友论坛
|
|
相关推荐
2个回答
|
|
|
请参考第9页时序,输入时钟就是采样时钟。TGC控制的reg低8位只是控制增益变化的速度。
|
|
|
|
|
|
AFE5801是一款模数转换器(ADC),在讲解TGC(Track and Hold Circuit)控制寄存器时,提到Tclk是通道采样时钟,是设备输入时钟周期的两倍。这是因为在AFE5801中,采样时钟Tclk与输入时钟fclkin之间存在一定的关系。
首先,我们需要了解采样时钟和输入时钟的概念。采样时钟(Tclk)是指ADC在采样过程中,对模拟信号进行采样的时钟信号。输入时钟(fclkin)是指ADC接收到的外部时钟信号,用于控制ADC的工作。 在AFE5801中,采样时钟Tclk是设备输入时钟周期的两倍,这是因为AFE5801采用了一种称为“双倍采样”的技术。这种技术可以提高ADC的采样精度和动态范围。具体来说,双倍采样技术允许ADC在每个输入时钟周期内进行两次采样,从而提高采样率和降低噪声。 现在我们来解答您的问题。假设您的采样率为1.8MHz,那么输入时钟fclkin应该输入多少?Tclk又等于多少? 根据双倍采样技术,采样时钟Tclk是输入时钟fclkin的两倍。所以,如果采样率为1.8MHz,那么输入时钟fclkin应该是: fclkin = Tclk / 2 = 1.8MHz / 2 = 0.9MHz 而采样时钟Tclk等于: Tclk = 2 * fclkin = 2 * 0.9MHz = 1.8MHz 所以,当您的采样率为1.8MHz时,输入时钟fclkin应该输入0.9MHz,采样时钟Tclk等于1.8MHz。这样,AFE5801就可以在每个输入时钟周期内进行两次采样,提高采样精度和动态范围。 |
|
|
|
|
只有小组成员才能发言,加入小组>>
550 浏览 0 评论
1613 浏览 0 评论
2047 浏览 0 评论
为啥BQ7693003DBTR芯片在和BQ769X0盒子通讯时收不到信号?
1514 浏览 0 评论
DSP 28027F 开发板 XDS100v2调试探针诊断日志显示了 Error -150 (SC_ERR_FTDI_FAIL)如何解决
1338 浏览 0 评论
AT32F407在USART2 DMA发送数据时,接包接到了要发送的数据,程序还是处于等待传输完成的标识判断中,为什么?
1757浏览 29评论
2782浏览 23评论
请问下tpa3220实际测试引脚功能和官方资料不符,哪位大佬可以帮忙解答下
1724浏览 20评论
请教下关于TAS5825PEVM评估模块原理图中不太明白的地方,寻求答疑
1634浏览 14评论
两个TMP117传感器一个可以正常读取温度值,一个读取的值一直是0,为什么?
1645浏览 13评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-2 14:04 , Processed in 0.606597 second(s), Total 44, Slave 37 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
297