完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
嗨,我想为我的xc7k160t-1fbg676 Kintex-7制作.XDC文件,我想知道哪些I / O标准适用于FPGA的每个引脚。
例如,我想在使用LVCMOS15和将LVCMOS25用于某些引脚之间进行一些测试。 是否有可能在不损害任何FPGA引脚的情况下? 我看了看这里: https://www.xilinx.com/support/documentation/user_guides/ug475_7Series_Pkg_Pinout.pdf(第54页) https://www.xilinx.com/support/packagefiles/k7packages/xc7k160tfbg676pkg.txt 但找不到对我有用的任何东西。有人可以请我指向正确的user_guide,在那里我可以找到我想要的信息吗?提前谢谢你。 |
|
相关推荐
3个回答
|
|
嗨@anm,
正确的用户指南应该是UG471(链接) 问候, 弗洛朗 FlorentProduct应用工程师 - Xilinx技术支持EMEA ------------------------------------------ -------------------------------------------------- ----------------------------不要忘记回复,kudo,并接受作为解决方案。 在原帖中查看解决方案 |
|
|
|
嗨@anm,
正确的用户指南应该是UG471(链接) 问候, 弗洛朗 FlorentProduct应用工程师 - Xilinx技术支持EMEA ------------------------------------------ -------------------------------------------------- ----------------------------不要忘记回复,kudo,并接受作为解决方案。 |
|
|
|
|
|
|
|
只有小组成员才能发言,加入小组>>
2134 浏览 7 评论
2590 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2063 浏览 9 评论
3135 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2166 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
399浏览 1评论
1503浏览 1评论
在使用xc5vsx95T时JTAG扫片不成功,测量TDO无信号输出
2164浏览 0评论
495浏览 0评论
1618浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-3-29 04:43 , Processed in 0.941039 second(s), Total 75, Slave 59 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 深圳华秋电子有限公司
电子发烧友 (电路图) 粤公网安备 44030402000349 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号