完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
电子发烧友论坛|
先生,这是我的代码...模块readwrite1; reg [0:3] reg1 [7:0];整数fp,status; initialbeginfp = $ fopen(“img.txt”,“r”); status = $ fread
(reg1,fp); endendmodulehere,文件“img.txt”包含整数1435但我们的输出是(reg1)reg1(0)0001(1)1010(2)0100(3)1010(4)0011(5)1010(6) 0101(7)xxxx在reg1(1,3,5 ..)获得1010的原因是什么?我怎样才能以正确的格式读取数据? |
|
相关推荐
3个回答
|
|
|
你好,
我认为这是因为新线路。 请查看快照,以便清楚了解这里发生的事情。 -Pratham ------------------------------------------------ ----------------------------------------------请注意 - 请 如果提供的信息有用,请将答案标记为“接受为解决方案”。给予您认为有用并回复导向的帖子。感谢K- -------------------------------------------------- ----------------------- |
|
|
|
|
|
为了清楚起见,您的文件不包含“整数”。
它包含ASCII字符。 $ fread从文件中读取ASCII字符。 恰好,ASCII数字字符“0”到“9”的低4位对应于数字的值。 因此,当您将8位ASCII编码的“5”分配给4位reg时,8'h35(ASCII)将其高4位丢失为4'h5。 ASCII换行符是8'h0A,它是数字之间的二进制1010。 如果您的文本文件是以DOS格式进行的,那么您会看到每个数字之间有两个值(回车符+换行符)。 如果你真的需要将各行作为整数处理,你应该使用$ fscanf系统函数而不是$ fread。 - Gabor |
|
|
|
|
|
我认为你得到的正确数据是1010分开的。这可能是一些特殊的特征
谢谢和RegardsBalkrishan ----------------------------------------------- ---------------------------------------------请将帖子标记为 一个答案“接受为解决方案”,以防它有助于解决您的查询。如果一个帖子引导到解决方案,请给予赞誉。 |
|
|
|
|
只有小组成员才能发言,加入小组>>
3118 浏览 7 评论
3407 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2874 浏览 9 评论
3966 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
3057 浏览 15 评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
1325浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
1167浏览 1评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-2 10:40 , Processed in 0.860949 second(s), Total 81, Slave 63 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
1456
