完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
信号完整性考虑。
|
|
|
|
|
|
串联电阻是考虑到信号反射吸收,不过这个接口的传输速度并不高,所以不串也没问题。
|
|
|
|
|
|
这里不串也没事儿
|
|
|
|
|
|
可以补串的
|
|
|
|
|
|
信号速度高了会有反射~~~至于串扰~~~离远点啊~~~串不串你高兴就好~
|
|
|
|
|
|
看到有资料是说起到“surge”防护的。
|
|
|
|
|
|
|
|
|
|
|
|
因为SDA&SCL是open drain or open collector 输入输出。不给上拉不能工作。
|
|
|
|
|
|
一般来说,对于速率比较高的单端信号,一般在发送端会串接22R 33R的电阻,用于抑制反射,减少误码的风险。具体为什么串接电阻可以查看一些高速数字信号设计的相关书籍,里面有详细介绍的。IIC上啦,一般是2.2K左右,除了极个别的也有470R上拉的。其IIC走线最好从主控串行走线,先连接到第一个从设备,在从第一个从设备往第二个从设备走线,最后一个从设备附近放置上拉电阻。
|
|
|
|
|
|
|
|
|
IIC驱动多个负载的时候是需要串电阻的,不然时钟信号上升沿可能有回沟。
|
|
|
|
|
|
自己仿真下就知道了,上升沿都是尖峰的。串电阻就平滑多了。主要针对信号的完整性才串电阻的,不然一不小心,EMI过不了。
|
|
|
|
|
|
100 ohm应该和信号完整性的没有啥关系了, 我倾向于100电阻和芯片内部的电容组成RC low pass filter, 滤除glitch, high requency noise, 当然也可以滤除overshoot/undershoot毛刺
|
|
|
|
|
|
楼上正解,所开漏方式,必须上拉。串电阻应该是为了防止信号过冲损坏器件。
|
|
|
|
|
|
根本原因是标准设备SDA是没有高电平的,为什么,因为多个设备挂在一条总线,如果SDA可以输出高电平,而另外一个设备输出低电平,芯片就烧掉的危险
|
|
|
|
|
|
IIC驱动多个负载的时候是需要串电阻的,不然时钟信号上升沿可能有回沟。
|
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
252 浏览 0 评论
5V供电情况下JFET前级放大电路怎么实现,JFET能不能先将信号放大到2-3mv,然后在用单运放进行1000倍左右放大?
2020 浏览 0 评论
1209 浏览 0 评论
USB Type-C的双角色端口(DRP)我这样设计可以吗?
752 浏览 0 评论
1911 浏览 0 评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-2 08:34 , Processed in 1.651170 second(s), Total 104, Slave 85 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
1810