完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
|
正常板在上电时U10的4脚(CE)会有一个大约220ms的正脉冲,U11的22脚(/CE)会有一串负脉冲串后进入待机状态。故障板在上电时U10的4脚(CE)直接跳变为高电平,U11的22脚(/CE)一直被加上负脉冲串。
|
|
|
|
|
|
为何没有回帖的呢?是我的问题太小儿科?
|
|
|
|
|
|
这个问题无从下手啊,,,,
|
|
|
|
|
|
看出了点,先说U11……错了别怪啊……U11的情况的缘由是C14/13一直在充电放电……,在交流信号中,电容可以视为短路,R3上面的节点可视为与C14/13下面的电线连接,再加上Q4工作在低于静态点的状态,U11的22脚基本可以认为处在0或0以下……电容放电22为负值,电容充电22脚为0值。未完待续……
|
|
|
|
|
|
U10的问题不好搞……因为不知芯片型号,而且我没用过xilinx公司的任何芯片,不知那个DONE的作用,据我估计,U10的作用应该是个有源时钟,done连接的CE脚只是给U10一个启动信号……所以done那条线本来就是一个高电平……如有错,勿怪!
|
|
|
|
|
|
u6 32脚 /PSEN 是不是应该接一个上拉电阻连到5V,
|
|
|
|
|
|
|
|
|
|
|
|
关于“U11的情况的缘由是C14/13一直在充电放电”:在本电路中C13/14可以视作电源源滤波电容,R13也只是挂在该电源上的上拉电阻。Q4在正常工作的板子上是接收并发送脉冲串给U11,不正常的板子Q4C极和B极都测试不到脉冲串。谢谢SH151的分析指点。
|
|
|
|
|
|
关于"U10":done信号来自于FPGA,只有正常工作的板子其U10上电发出数据流(也许是用来初始化FPAG)给FPGA才会有done的应答信号发出,系统进入等待键入的状态。异常板没有done信号输出,并一直保持高电平状态。U10是FPGA的外置配置芯片,主要用于FPGFA的初始化。谢谢SH151!
|
|
|
|
|
|
XCS05XL的规格书,可供下载查阅。谢谢!
|
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
NVMe高速传输之摆脱XDMA设计53:如何测试队列管理功能
260 浏览 0 评论
NVMe高速传输之摆脱XDMA设计52:主要功能测试结果与分析4(NVMe 指令提交与完成机制测试)
891 浏览 0 评论
NVMe高速传输之摆脱XDMA设计51:主要功能测试结果与分析3 nvmePCIe高速存储 PCIe高速存储
561 浏览 0 评论
NVMe高速传输之摆脱XDMA设计50:主要功能测试结果与分析2 nvmePCIe高速存储
542 浏览 0 评论
NVMe高速传输之摆脱XDMA设计49:主要功能测试结果与分析1
1584 浏览 0 评论
4532 浏览 64 评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-10 01:29 , Processed in 0.670978 second(s), Total 59, Slave 51 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
5874