完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
本帖最后由 FEM炮。 于 2016-9-17 22:51 编辑 今天用3线-8线译码器74HC138和门电路设计了一个1位二进制全减器,输入为被减数M1,减数N1,来自低位的借位B1,输出差数Di,向高位的借位Bi,电路设计真值表如下图 quartus ii中新建.bdf文件,然后搭建如下图所示的电路,编译成功 创建vwf文件,电路仿真结果如下图所示,仿真结果与真值表符合 然后进行管脚分配,管脚分配结束后重新编译,编译成功,管脚分配与编译报告如下图所示 最后进行下载,板载测试,测试成功,结果如下,当输入011时,输出01。 PS:在本次学习测试中遇到很多问题,首先u***-blaster驱动的安装,其次是下载的问题,由于之前没有破解,用的是30天的试用版,所以管脚分配后,重新编译没有生成.sof文件,很是郁闷,后来度娘后才知道是没有破解的原因,果断进行了破解,下面付Quartus II13.1的破解器,最后测板载测试的时候发现led显示与仿真结果不同,其实并不是,查阅资料发现,这块板子是低电平led灯亮,结果是与仿真结果吻合的,最后希望能和大家一起交流。
|
|
相关推荐
|
|
828 浏览 0 评论
367 浏览 0 评论
1089 浏览 0 评论
380 浏览 0 评论
FPGA零基础学习系列精选:半导体存储器和可编程逻辑器件简介
1013 浏览 0 评论
1438 浏览 35 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-4-24 09:09 , Processed in 0.479846 second(s), Total 65, Slave 47 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号