完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
由于之前学校用的开发板是Cyclone II,所以在学校一直使用的是Quartus II9.0,这次收到板子后安装了更新的Quartus II 13.1 (64-bit),与之前9.0版本相比还是有比较大的区别,所以最近先熟悉了一下心得软件,简单的写了几个小的实验,今天写了个简单的数值比较器,并且进行仿真,进行了一个基础的工程项目流程,对Quartus II 13.1的使用有了进一步的提高。
首先还是不变选择好了相应的芯片,以及工程目录等等建立工程,然后新建文件Verilog HDL File,编写了一个简单的数值比较器,保存的时候注意文件名称要与代码中的部分一致, 然后将文件置顶,开始编译,编译顺利通过 紧接着建立VWF文件,进行波形仿真, 然后将变量添加进来,按自己的想法设计一些输入的数值,设置好后开始时序仿真 最后仿真成功,波形如下图所示,与所编代码所实现的功能符合。但是波形还是有一点点延迟。 |
|
相关推荐
|
|
我还没用modelsim仿真,直接建立VWF文件仿真的 |
|
|
|
|
|
FPGA零基础学习系列精选:半导体存储器和可编程逻辑器件简介
174 浏览 0 评论
cmos的slvs-ec协议40针引脚该如何连接到xilinx a7开发版上?
266 浏览 0 评论
1296 浏览 1 评论
372 浏览 0 评论
【星嵌电子XQ138F-EVM开发板体验】(原创)8.安全FPGA防御黑客病毒(芯片设计制造级防护)源代码
1386 浏览 0 评论
1070 浏览 22 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-3-29 05:04 , Processed in 0.413000 second(s), Total 67, Slave 48 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 深圳华秋电子有限公司
电子发烧友 (电路图) 粤公网安备 44030402000349 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号