【Z-turn Board试用体验】时钟切换、计数器分频都造成门时钟问题 - 问答 - 电子技术论坛 - 最好最受欢迎电子论坛!

【Z-turn Board试用体验】时钟切换、计数器分频都造成门时钟问题

何立立 ( 楼主 ) 2015-6-16 19:34:01  只看该作者 倒序浏览
本帖最后由 何立立 于 2015-6-16 19:35 编辑

   (1)在设计中有个选择模块,选择时钟clk0和clk1中的某一个输出,它们并不是全局时钟只是内部控制信号做为的时钟,是纯组合逻辑电路。最后PAR后的时序仿真虽然能达到设计要求,但是存在许多毛刺。怀疑和时钟不稳定有关,也试过了调用 BUFGMUX原语BUFGMUX 虽然综合时候没有报错,


BUFGMUX_inst (
.O(O), //时钟复用器的输出信号

.I0(I0), // 0 时钟输入信号
.I1(I1), //1 时钟输入信号
.S(S) // 时钟选择信号
);
// 结束BUFGMUX_inst 模块的例化过程

当然不行了,该原语只用用全局时钟处理,不能作为接口使用。
也不知道有什么办法可以解决??
(2)在用计数器分频后的信号做为下级的时钟信号时间好像也会有警告 生成了 门控时钟,这个问题好像在与计数器分频后的信号不能在做分支同时给于下面几级做时钟信号,这样可能会在级点上产生逻辑门电路吧。

3434.png (10.12 KB, 下载次数: 17)

3434.png

0个回复

您需要登录后才可以回帖 登录 | 注册

本版积分规则


关闭

站长推荐上一条 /5 下一条

小黑屋|手机版|Archiver|电子发烧友 ( 湘ICP备2023018690号 )

GMT+8, 2024-5-13 11:09 , Processed in 0.622149 second(s), Total 68, Slave 48 queries .

Powered by 电子发烧友网

© 2015 bbs.elecfans.com

微信扫描
快速回复 返回顶部 返回列表