完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
我将开始研究我们在工作中收到的新VC707评估板上的项目。
我想知道我是否可以作为Vivado / FPGA编程新手的一些建议。 项目构想: 我将从同轴电缆中取出信号并将其分成32或64根电缆。 这些电缆都将被输入到FPGA板中,以便可以对信号进行多次采样(我尝试测量的上升沿为~100ps)。 所有这些测量结果将被传递到板上的FFT中,FFT的最终结果将被发送到桌面以便以后处理。 有一些事让我感到困惑。 1. FPGA板需要进行哪些修改才能使其接受32条电缆。 2.当我加载vivado来设置FFT模块时,我发现该模块有许多输入和输出。 但是,我只能理解需要时钟,输入和输出的FFT IP模块。 我使用错误的IP块吗? 先谢谢你 |
|
相关推荐
1个回答
|
|
1)您需要在32至64根电缆和一根FMC连接器之间制作PCB。
务必查看要使用的FMC连接器的引脚,不要指望两个FMC连接器完全可以互换。 2)没有使用FFT IP块,但它应该有一个数据表,描述所有额外的IO所做的事情。 我希望一些额外的IO是握手,标志,配置等。 注意:如果您试图错开32-64信号的相位,从IO引脚到逻辑的路由延迟将导致时序问题。 IO引脚中的IDELAY块应允许校准延迟,但您需要校准程序。 假设Virtex-7和Artix-7 Gbps收发器类似,您应该能够将它们配置为简单的移位寄存器。 这将通过单个信号路径实现高达40GHz的数字采样。 马蒂 |
|
|
|
只有小组成员才能发言,加入小组>>
2159 浏览 7 评论
2601 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2072 浏览 9 评论
3141 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2187 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
416浏览 1评论
1517浏览 1评论
在使用xc5vsx95T时JTAG扫片不成功,测量TDO无信号输出
2175浏览 0评论
507浏览 0评论
1633浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-4-18 19:12 , Processed in 1.057678 second(s), Total 71, Slave 59 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号