完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
我目前正在使用Artix XC7A200T-1156设计一个系统,我不得不在13,14和15组上重新定位DDR3。因此我必须将VCCO bank降至1.5V,这与所描述的电压电平不相容
在XAPP586(1.8V或2.5 / 3.3V)上进行主SPI配置。 是否可以使用电压转换器连接SPI闪存(如XAPP520中所述)? 如果VCCO_14与CFGBVS引脚设置的电压不同,是否会引起问题? 关于这个问题已经有一些帖子,但都没有结果。 如果对这个问题有所了解(或者如果有人已经尝试过电压转换器解决方案),我将非常感激。 |
|
相关推荐
4个回答
|
|
1)1.5V的银行0和14都可以正常工作(CFGVBS = 0)。
3)如果仅使用JTAG配置器件(MCU或其他),则配置只需要bank0。 14 + 15的Vcco组电压可以是任意值。 在原帖中查看解决方案 |
|
|
|
>如果VCCO_14与CFGBVS引脚设置的电压不同,是否会引起问题?
是的,这将是一个问题。 如果您正在使用存储区14和14中的配置引脚。 15他们需要使用与银行0相同的VCCO。 ------您是否尝试在Google中输入问题? 如果没有,你应该在发布之前。太多结果? 尝试添加网站:www.xilinx.com |
|
|
|
1)1.5V的银行0和14都可以正常工作(CFGVBS = 0)。
3)如果仅使用JTAG配置器件(MCU或其他),则配置只需要bank0。 14 + 15的Vcco组电压可以是任意值。 |
|
|
|
谢谢你的快速帮助:)
|
|
|
|
只有小组成员才能发言,加入小组>>
2134 浏览 7 评论
2590 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2063 浏览 9 评论
3135 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2166 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
400浏览 1评论
1504浏览 1评论
在使用xc5vsx95T时JTAG扫片不成功,测量TDO无信号输出
2164浏览 0评论
495浏览 0评论
1618浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-3-29 20:07 , Processed in 1.105446 second(s), Total 78, Slave 62 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 深圳华秋电子有限公司
电子发烧友 (电路图) 粤公网安备 44030402000349 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号