完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
嗨,*
我完全是FPGA设计的新手。 今天我打开了新的SP605评估板,并尝试按照指南进行第一个演示。 不幸的是,我在第一次尝试时被淹没了,因为我无法从DVI和串口获得任何预期的输出。 并且无法访问地址192.168.1.10。 我注意到CF卡旁边的状态是红色,这可能表示CF卡中的数据有问题http://forums.xilinx.com/t5/EDK- ... SP605-Red-LED-next- to-CF-Card-and-bpi-errors / mp / 83804我在USB记忆棒上找到了视频和peta linux演示的.bit和.elf文件。 但我不知道如何正确地将其闪存到CF卡中。 那么,我接下来要做什么呢? 先谢谢你。 干杯, 汉文 |
|
相关推荐
3个回答
|
|
汉文,
(新手也在这里) - 我相信我在10月收到它时,我的演示工具包也有同样的问题。 如果我没记错的话,那就是ACE位文件与目录的位置与CF部件上的xilinx.sys cfg文件有关。 每个“systems / cfgX”目录应该只有一个文件(我想其中一个有2个)。 然后xilinx.sys文件将cfgaddrX地址映射到目录名称 - 因此请确保它们也排成一行。 检查USB驱动器,看看CF部件上的内容与实际部件之间是否存在差异。 如果您有一个有效的CF读卡器,我认为您可以直接进行适当的编辑。 祝你好运, 麦克风 |
|
|
|
我有同样的问题。
我删除了CompactFlash的原始内容(当然在备份之后)。 然后我将CompactFlash_Demo_Image目录的内容从Xilinx提供的拇指驱动器中随套件复制到CompactFlash上。 如上所述,我在我的电脑上使用了CF读卡器。 将CompactFlash插回SP605。 确保为演示设置适当的系统Ace模式选择拨码开关并启动它。 |
|
|
|
|
|
|
|
只有小组成员才能发言,加入小组>>
2163 浏览 7 评论
2605 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2079 浏览 9 评论
3149 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2193 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
424浏览 1评论
1524浏览 1评论
在使用xc5vsx95T时JTAG扫片不成功,测量TDO无信号输出
2177浏览 0评论
509浏览 0评论
1641浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-4-25 07:11 , Processed in 1.100954 second(s), Total 77, Slave 61 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号