发 帖  
原厂入驻New
[问答] 达林顿的输出和TTL电平一直是一个状态的输出这是怎么回事?
682 PMOS TTL
分享
输入端是3.3V TTL高低电平,按道理达林顿的输出应该和TTL相反的电平,可以我检查了一直是一个状态的输出这是怎么回事?
还有就是后端的PMOS一直处于导通状态的,这是为什么
0
微信截图_20190625230939.png
2019-6-26 00:13:14   评论 分享淘帖 邀请回答
3个回答
这个一直导通正常啊,你用个3V3直接驱动12V,高电平输出时候PMOS栅极电压是3.3V,低电平输出时候经过分压PMOS栅极电压是4V,VGS都是负压确实会一直导通啊,建议低电平驱使高电压还是加个三极管或者NMOS用作第一级驱动吧
2019-6-26 08:57:11 评论

举报

彭工:18682118801   QQ:1922887285  
$OZJMFBBCGW[AKYB[3$F5GF.png
2019-6-28 15:01:58 评论

举报

R21改成反相的二极管,达林顿输出低电平时拉低栅极电压打开MOS管,高电平时二极管不导通,栅极电压保持高电平,MOS关断状态
2019-6-28 21:25:43 评论

举报

撰写答案

你正在撰写答案

如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。

高级模式
您需要登录后才可以回帖 登录 | 注册

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容图片侵权或者其他问题,请联系本站作侵删。 侵权投诉
我要提问
关闭

站长推荐 上一条 /8 下一条

快速回复 返回顶部 返回列表