完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
请有人建议如何使用32个寄存器制作可综合的寄存器文件,
我使用块ram制作它或使用CLB分发它。 我只需要读/写可寻址双端口寄存器文件 问候, 哈姆扎阿里 以上来自于谷歌翻译 以下为原文 please some one suggest how to make a synthesizable register file with 32 registers, shoud I make it using block ram or make it distributed using CLBs. I only need read/write addressable dual ported register file Regards, Hamza Ali |
|
相关推荐
2个回答
|
|
嗨,
根据您的目标器件,每个寄存器位可能只需要几个LUT和分布式RAM。 BRAM会被浪费掉,但如果你的设计中没有使用/需要它们,也许你可以浪费它们。 Coregen中有一个分布式内存生成器IP。 也许这有帮助,特别是做双端口事情。 有一个很好的综合 Eilert 以上来自于谷歌翻译 以下为原文 Hi, depending on your target device this might need just a few LUTs per Register-bit with distributed RAM. BRAMs would be wasted, but maybe you can waste them if they are not used/needed for anything else in your design. There's a Distributed Memory Generator IP in Coregen. Maybe that helps, especially to do the dual port thing. Have a nice synthesis Eilert |
|
|
|
请不要在多个论坛中交叉发布相同的主题或问题。
这被认为是粗鲁的,并导致论坛混乱。 在找到此线程和响应之前,我发布了对您启动的重复线程之一的回复。 - 鲍勃埃尔金德 签名:新手的自述文件在这里:http://forums.xilinx.com/t5/New-Users-Forum/README-first-Help-for-new-users/td-p/219369总结:1。 阅读手册或用户指南。 你读过手册了吗? 你能找到手册吗?2。 搜索论坛(并搜索网页)以寻找类似的主题。 不要在多个论坛上发布相同的问题。 不要在别人的主题上发布新主题或问题,开始新的主题!5。 学生:复制代码与学习设计不同.6“它不起作用”不是一个可以回答的问题。 提供有用的详细信息(请与网页,数据表链接).7。 您的代码中的评论不需要支付额外费用。 我没有支付论坛帖子的费用。 如果我写一篇好文章,那么我一无所获。 以上来自于谷歌翻译 以下为原文 Please do not cross-post the same topic or question in multiple forums. This is considered rude, and contributes to confusion in the forums. I posted a reply to one of the duplicate threads you started, before I found this thread and the response. -- Bob Elkind SIGNATURE: README for newbies is here: http://forums.xilinx.com/t5/New-Users-Forum/README-first-Help-for-new-users/td-p/219369 Summary: 1. Read the manual or user guide. Have you read the manual? Can you find the manual? 2. Search the forums (and search the web) for similar topics. 3. Do not post the same question on multiple forums. 4. Do not post a new topic or question on someone else's thread, start a new thread! 5. Students: Copying code is not the same as learning to design. 6 "It does not work" is not a question which can be answered. Provide useful details (with webpage, datasheet links, please). 7. You are not charged extra fees for comments in your code. 8. I am not paid for forum posts. If I write a good post, then I have been good for nothing. |
|
|
|
只有小组成员才能发言,加入小组>>
2159 浏览 7 评论
2601 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2072 浏览 9 评论
3141 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2187 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
416浏览 1评论
1517浏览 1评论
在使用xc5vsx95T时JTAG扫片不成功,测量TDO无信号输出
2175浏览 0评论
507浏览 0评论
1633浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-4-18 20:13 , Processed in 1.082951 second(s), Total 72, Slave 60 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号