完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
我们的系统架构是FPGA+AD9361,由FPGA产生基带数据,通过AD9361播放出去;
测试时,FPGA产生直流信号(I为FFFF Q为0或由DDS产生),采样时钟为40MHz;AD9361内部4倍内插后播放出去。 3GHz以下信号由B通道输出,3GHz~6GHz信号由A通道输出; 现象如下: 1、播放单音信号均有奇次谐波 2、频率越低3次谐波越大 如图:播放单音836MHz,3.7dBm,伴随有二次谐波-43dBc,三次谐波-10dBc。 如图:播放单音1.56GHz,1.57dBm,伴随有二次谐波-45dBc,三次谐波-20dBc。 如图:播放单音2.40GHz,2.39dBm,伴随有二次谐波-45dBc,三次谐波-27.8dBc。 请问如此大的三次谐波是哪个环节产生的,如何消除? 多谢啦~ |
|
相关推荐
1个回答
|
|
您好。AD9361是零中频结构,内部本振是没有谐波的滤波器,所以发射出来的3次谐波大比较正常。在低频800M以下比较大三次在20dBc左右,随着频率升高三次谐波会逐渐减小。在2G以上就应该有40左右了,你这个是有点高了,可以降低一点功率看3次谐波是否有改善。
|
|
|
|
只有小组成员才能发言,加入小组>>
ADP5092 SYS端口为2.09V,但是REG_OUT为0是什么原因?
1290 浏览 1 评论
ad7193差分输入ain1与ain2差是正值时,读到电压与实际值误差小,但为负值值,误差就变的很大
3917 浏览 2 评论
8574 浏览 1 评论
2914 浏览 1 评论
6703 浏览 2 评论
ADC3442采集,分析数据出现有规则毛刺,请问是哪方面的问题啊?
699浏览 3评论
AD7190状态寄存器一直是0x80,连续转换模式下RDY不拉低
1011浏览 2评论
ad7193差分输入ain1与ain2差是正值时,读到电压与实际值误差小,但为负值值,误差就变的很大
3917浏览 2评论
938浏览 2评论
722浏览 1评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-4-20 04:23 , Processed in 0.507740 second(s), Total 43, Slave 38 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号