发 帖  
原厂入驻New
发烧友10周年庆典,全网超值优惠来袭!千元现金券,下单抽奖赶紧参与》》
[问答] 请问能提供Fmcomms2开发板一个优化好的寄存器配置情况说明吗
937 寄存器 Demo
分享
就Fmcomms开发板,能不能提供一个优化好的寄存器配置情况说明,我这里主要是想用这块Demo板实现Qam64的自发自收
0
2018-11-2 09:32:36   评论 分享淘帖 邀请回答
33个回答
您好,您的问题已经提交给ADI相关专家,将邀请专家尽快回答您的问题。谢谢!
2018-11-2 09:38:35 评论

举报

您好,QAM调制需在基带芯片中实现,AD9361的发射链路的数字接口是DAC。您需要首先确定射频的载波频率,参考源频率,信号链增益,发送接收的模式(TDD,FDD),再进行具体配置。
2018-11-2 09:50:37 评论

举报

dang28 发表于 2018-11-2 18:19
您好,QAM调制需在基带芯片中实现,AD9361的发射链路的数字接口是DAC。您需要首先确定射频的载波频率,参考源频率,信号链增益,发送接收的模式(TDD,FDD),再进行具体配置。

能不能给个你们实现好的例子,具体的各个寄存器的配置情况,我这边可以快速的把Demo板调通,
2018-11-2 09:55:40 评论

举报

anythink 发表于 2018-11-2 18:25
能不能给个你们实现好的例子,具体的各个寄存器的配置情况,我这边可以快速的把Demo板调通,

您好!这里有Demo板的参考设计。http://wiki.analog.com/resources/eval/user-guides/ad-fmcomms2-ebz
2018-11-2 10:10:53 评论

举报

dang28 发表于 2018-11-2 18:40
您好!这里有Demo板的参考设计。http://wiki.analog.com/resources/eval/user-guides/ad-fmcomms2-ebz

这里我已经下载了,我这边没有购置FPGA开发板,因此想要知道各个寄存器的设置情况,能给个详细的寄存器配置说明。
2018-11-2 10:18:59 评论

举报

anythink 发表于 2018-11-2 18:48
这里我已经下载了,我这边没有购置FPGA开发板,因此想要知道各个寄存器的设置情况,能给个详细的寄存器配置说明。

您好!进入我们的产品主页下载资料,其中包括了寄存器说明。
 
 
http://www.analog.com/en/rfif-components/rfif-transceivers/ad9361/products/product.html
 
 
按下面的方法点击。
2018-11-2 10:30:27 评论

举报

dang28 发表于 2018-11-2 18:59
您好!进入我们的产品主页下载资料,其中包括了寄存器说明。
 
 

能问下,在哪里能下到AD9361 Evaluation Software 软件?
2018-11-2 10:46:26 评论

举报

anythink 发表于 2018-11-2 19:15
能问下,在哪里能下到AD9361 Evaluation Software 软件?

您好! 很抱歉,目前不提供评估软件的下载。
2018-11-2 10:57:39 评论

举报

dang28 发表于 2018-11-2 19:26
您好! 很抱歉,目前不提供评估软件的下载。

有关BBPLL配置的问题。在AD9361 RF and BB PLL Synthesizer User Guide文档39页,system  GSM如何配置,这里要求sample rate 是0.542 MSPS、BBPLL的频率是832  MHz。在寄存器0x00A中,【D2:D0】中最大也只能设置3‘b111.这样的话根据公式,ADC clock Rate 达不到 0.542  MSPS。 我的问题是如何实现 ADC clock Rate是 0.542 MSPS?
2018-11-2 11:04:50 评论

举报

anythink 发表于 2018-11-2 19:34
有关BBPLL配置的问题。在AD9361 RF and BB PLL Synthesizer User Guide文档39页,system  GSM如何配置,这里要求sample rate 是0.542 MSPS、BBPLL的频率是832  MHz。在寄存器0x00A中,【D2:D0】中最大也只能设置3‘b111.这样的话根据公式,ADC clock Rate 达不到 0.542  MSPS。 我的问题是如何实现 ADC clock Rate是 0.5 ...

您好!请您参考下面图。
2018-11-2 11:15:45 评论

举报

dang28 发表于 2018-11-2 19:45
您好!请您参考下面图。

我现在调试FMCCOMMS2板子,我不知道怎么回事,在配置寄存器中,好像没有成功。
我的做法是:给FMC CONNECTOR 3P3V相关的管脚3.3V电压,给VADJ相关的管脚1.8V电压。这时DS201二极管会亮。
然后我输入以下时序:都ADI9361的ID号,读0x37寄存器的值,结果没有出来,我哪里配错了?
2018-11-2 11:23:39 评论

举报

dang28 发表于 2018-11-2 19:45
您好!请您参考下面图。

怎么上传图片?
2018-11-2 11:30:17 评论

举报

2018-11-2 11:48:59 评论

举报


您好!没看清楚您发出来的时序图。建议对FMC接口用示波器进行测试。
2018-11-2 12:01:11 评论

举报

dang28 发表于 2018-11-2 20:30
您好!没看清楚您发出来的时序图。建议对FMC接口用示波器进行测试。

想问下,是否能用fmcomms2在TX1A端口产生一个CW波(2.4G)可以吗?如果可以的话,我要怎么设置?
2018-11-2 12:21:00 评论

举报

anythink 发表于 2018-11-2 20:50
想问下,是否能用fmcomms2在TX1A端口产生一个CW波(2.4G)可以吗?如果可以的话,我要怎么设置?

您好!可将单频点数字信号发送给DAC,设置本振频点,上变频到2.4GHz。您可以联系4006100006进行电话沟通。
2018-11-2 12:29:58 评论

举报

dang28 发表于 2018-11-2 20:59
您好!可将单频点数字信号发送给DAC,设置本振频点,上变频到2.4GHz。您可以联系4006100006进行电话沟通。

想咨询一个问题在AD9361中,FB_CLK信号管脚一定要和DATA_CLK相连短接在一起吗?
2018-11-2 12:38:41 评论

举报

anythink 发表于 2018-11-2 21:08
想咨询一个问题在AD9361中,FB_CLK信号管脚一定要和DATA_CLK相连短接在一起吗?

您好!DATA_CLK是接收通道的数据时钟,FB_CLK是发射数据的数据时钟,二者一般不短接在一起。
2018-11-2 12:44:58 评论

举报

dang28 发表于 2018-11-2 21:14
您好!DATA_CLK是接收通道的数据时钟,FB_CLK是发射数据的数据时钟,二者一般不短接在一起。

您好!想咨询下,在调试AD9361Demo板中,我把TX1连接到RX1端口上,在FDD模式下,我在数据线路上给RX_D4_P管脚一个方波信号,频率是30.72兆,幅值是0-1.8V之间,其余的RX数据管脚为0.为什么在接收端TX_D0_P到TX_D5_N全是方波,而且幅值在0-0.9V之间,频率是30.72兆。注:我是按照ADI提供的软件来配置寄存器的。
2018-11-2 12:56:53 评论

举报

只有小组成员才能发言,加入小组>>

12下一页

849个成员聚集在这个小组

加入小组

创建小组步骤

关闭

站长推荐 上一条 /10 下一条

快速回复 返回顶部 返回列表