完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
`例说FPGA连载77:FX2与FPGA之streamOUT模块代码解析
特权同学,版权所有 配套例程和更多资料下载链接: http://pan.baidu.com/s/1c0nf6Qc 该模块的功能框图如图14.32所示。FX2读写状态机一旦检测到FX2的SlaveFIFO有可读取的数据,就进入FX2数据读取的状态,读取SlaveFIFO中所有的数据,缓存到片内RAM中。 图14.32 USB读写模块功能框图 FX2读写状态机的状态迁移如图14.33所示。上电状态为FXS_REST ,随后就进入FXS_IDLE状态,判断SlaveFIFO是否有可读取数据,若有则进入FXS_READ状态读出FX2的SlaveFIFO中所有的数据,接着进入FXS_RSOP状态停留一个时钟周期,最后回到FXS_IDLE状态,如此反复。 图14.33 USB读写模块状态转移图 ` |
|
相关推荐
|
|
只有小组成员才能发言,加入小组>>
862个成员聚集在这个小组
加入小组4224 浏览 0 评论
特权同学 Verilog边码边学 Lesson01 Vivado下载与安装
2397 浏览 1 评论
玩转Zynq连载50——[ex69] FIR滤波器IP仿真实例
3980 浏览 2 评论
玩转Zynq连载49——[ex68] MT9V034摄像头的图像FFT滤波处理
4952 浏览 1 评论
玩转Zynq连载48——[ex67] Vivado FFT和IFFT IP核应用实例
4716 浏览 0 评论
1729浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-3-29 14:55 , Processed in 0.331377 second(s), Total 39, Slave 30 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 深圳华秋电子有限公司
电子发烧友 (电路图) 粤公网安备 44030402000349 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号