完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
编写的死区程序
assignp1=pwm1&cmp1; assigncmp1=(cnt1>=shiqu_cnt)?1'b1:1'b0; assign ce1=(pwm1==1'b1)?1'b1:1'b0; always@(posedge clk) if(ce1) cnt1<=cnt1+16'd1; else cnt1<=16'd0; 死区就是在产生的PWM波上加一段死区时间td,这里设置的td=2us,经过testbench测试波行正确。 但我有个问题,就是如果刚开始输入的PWM波高电平时间较短,即占空比小(比死区时间2us还小),那么这个程序就不对了,应该有加一个pwm死区保护最小脉宽程序,这个程序该怎么编写,是不是就是检测一下刚开始输入的PWM波高电平时间如果比死区时间2us小,就直接输出为低电平? 求大神吗帮忙了!!!如果有pwm死区保护最小脉宽程序,能直接发给我看看吗 |
|
相关推荐 |
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
FPGA零基础学习系列精选:半导体存储器和可编程逻辑器件简介
222 浏览 0 评论
cmos的slvs-ec协议40针引脚该如何连接到xilinx a7开发版上?
354 浏览 0 评论
1303 浏览 1 评论
373 浏览 0 评论
【星嵌电子XQ138F-EVM开发板体验】(原创)8.安全FPGA防御黑客病毒(芯片设计制造级防护)源代码
1391 浏览 0 评论
1073 浏览 23 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-3-29 16:37 , Processed in 0.507030 second(s), Total 37, Slave 31 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 深圳华秋电子有限公司
电子发烧友 (电路图) 粤公网安备 44030402000349 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号