发 帖  

时钟产品系统解决方案及MEMS振荡器问题答疑 已关注 关注问答 5 人已关注

2017年09月21日-2017年10月20日 晶体振荡器mems 分享到: 收藏 1

`

时钟是现代电子技术产品的“心脏”,其重要性显而易见,在任何需要时序信号的产品中都有它的存在,但在实际的产品设计过程中,设计人员却又常常忽视它,总是认为只须按标称频率任意选择一个产品就可以满足自己的产品需求,却忽视了这个频率器件内部谐振参数,外部振荡电路,供电电源PCB布板设计,输出时钟信号的稳定度,输出波形和幅度,串扰,EMI/EMC, 振铃以及外部时钟参考源的切换,保持等等各个方面的影响。等到产品测试时发现产品性能无法满足要求时才回过头来考虑时钟本身的影响,有时却发现不得不重新设计时钟部分。尤其对于大系统而言,时钟同步系统设计是产品系统方案的重中之重。

嘉宾介绍:
Jerry Pei,Sitime资深客户支持经理。
毕业于北京理工大学,获硕士学位,曾供职于国内研究所,著名通讯设备制造商和半导体公司。 拥有多年的时钟产品研发,系统方案设计和技术支持相关经验,多年从事于锁相环,振荡器和系统级时钟方案的研究和开发。对于基于晶振和MEMS振荡器的时钟产品拥有多年的开发和技术支持经验。

提问范围:
1.晶体振荡器和MEMS振荡器使用过稆问题解决
2.IEEE1588系统级时钟方案
3.ITU,BELLCORE相关时钟标准讨论和测试
4.下一代时钟系统方案讨论


`
已结束
  • 您好!请问在数字电路里怎样让两个不同步的时钟信号同步?谢谢!
    您好!请问在数字电路里怎样让两个不同步的时钟信号同步?谢谢。
    展开∨
    信号的跨时钟域传输,通过多级锁存就可以实现了。
  • MEMS振荡器是什么?跟我们常说的石英晶振比有什么特别的呢?
    MEMS振荡器是什么?跟我们常说的石英晶振比有什么特别的呢?
    展开∨
  • 时钟和晶振的好坏,会如何影响着电路乃至电子产品?
    你好!请问,时钟和晶振的好坏,会如何影响着电路乃至电子产品?谢谢。
    展开∨
    实际电路和电子产品中使用的时钟信号都是在某一个中心频率范围内的,只要时钟的抖动在目标器件的要求之内或者通信协议的要求之内,就能够正常工作。
    时钟不稳定,也就是抖动太大,会导致电路的建立保持时间不能得到满足,时序得不到满足,自然就会出错了,例如DDR,时钟不稳定,时序不能得到满足,读写的数据就会出错。
    例如光纤通信,时钟是从光纤中的数据中恢复出来的,发送端时不稳定,发送的信号就出错了,接收端就更出错了,通信肯定出错。
    例如锁相环电路,VCO牵引范围是有限的,输入时钟抖动太大了,频率超出了VCO的牵引范围,锁相环就不能可靠锁定了。
  • 4017流水灯电路,输出端输出不稳定老是,应该是一流水灯停止是一个灯亮,可是偶尔两个灯亮
    展开∨
    请问怎么让电路稳定,我是用555做双稳态电路驱动4017的那个帅哥可以帮忙解决一下问题
  • 展开∨

本期嘉宾

Jerry@sitime

Sitime  Sr. Manager

+ 关注 取消关注 已关注 2 人已关注

SiTime资深客户支持经理。毕业于北京理工大学,获硕士学位,曾供职于国内研究所,著名通讯设备制造商和半导体公司。 拥有多年的时钟产品研发,系统方案设计和技术支持相关经验,多年从事于锁相环,振荡器和系统级时钟方案的研究和开发。对于基于晶振和MEMS振荡器的时钟产品拥有多年的开发和技术支持经验。

更多专家问答

热心回答者

关闭

站长推荐 上一条 /6 下一条

快速回复 返回顶部 返回列表