完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
|
|
相关推荐
7个回答
|
|
检测报告说是Layer = POWER
Point on shape: (2.4150 -7.2556) Net: Dummy Net Point on shape: (-0.0746 -2.9240) Net: Dummy Net Point on shape: (-0.0746 -2.9240) Net: Dummy Net Point on shape: (-0.0746 -2.9240) Net: Dummy Net Point on shape: (-0.0746 -2.9240) Net: Dummy Net Point on shape: (-0.0746 -2.9240) Net: Dummy Net Point on shape: (-0.0746 -2.9240) Net: Dummy Net Point on shape: (-0.0746 -2.9240) Net: Dummy Net Point on shape: (-0.0746 -2.9240) Net: Dummy Net |
|
|
|
根据坐标连铜皮在哪里我都不知道,也跟本没有坐标指定的铜皮
|
|
|
|
是不是网络不对呢
|
|
|
|
这个问题很简单,就是你某次覆铜覆错了层,这个框还在所以会出上面的 错误。解决办法:在options中选择显示所有的shape层的那个,然后删掉对应的框就不会有错了。
|
|
|
|
这个是多余的铜皮,你在某层的这个位置有一块没显示出来的同是多余的,这样的同于正常的同不一样的,打开bound对应层应该能看到,然后删掉
|
|
|
|
更新drc,然后看多余的铜皮在哪层,删掉
|
|
|
|
display-color /visibility /global vi***ility on,即把所有的层都打开,看一下对应的位置,如果没有,可能是软件bug,用DB doctor check一下再打开
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
分享资深硬件工程师用cadence仿真DDR3 SDRAM视频---- sigxplorer信号完整性仿真例子 ...
63601 浏览 289 评论
4882 浏览 1 评论
26241 浏览 2 评论
李增老师:Cadence Allegro 17.2 如何制作逼真的3D PCB模型和进行3D设计检查
9565 浏览 11 评论
Cadence 17.2的brd能有什么方法用16.6的打开吗?
34037 浏览 2 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-4-18 03:26 , Processed in 0.411661 second(s), Total 47, Slave 38 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号